DRA785适用于音频放大器且具有 2 个 1000MHz C66x DSP 和 2 个双核 Arm Cortex-M4 的 SoC 处理器
数字和模拟无线电
混合式收音机
DSP音频放大器
车辆连接协处理器
专为信息娱乐应用而设计的架构
最多2个C66x浮点VLIW DSP
与C67x和C64x完全兼容的目标代码+
每个周期最多32次16×16位定点乘法
高达512kB的片上L3 RAM
3级(L3)和4级(L4)互连
内存接口(EMIF)模块
支持DDR3/DDR3L至DDR-1066
支持DDR2至DDR-800
支持高达2GB
双臂?Cortex?-M4(IPU)
视觉加速Pac
嵌入式视觉引擎(EVE)
显示子系统
带DMA引擎的显示控制器
CVIDEO/SD-DAC电视模拟复合输出
能够产生温度警报的片上温度传感器
通用存储控制器(GPMC)
增强型直接存储器存取(EDMA)控制器
3端口(2个外部)千兆以太网(GMAC)交换机
控制器局域网(DCAN)模块
CAN 2.0B协议
模块化控制器局域网(MCAN)模块
CAN 2.0B协议
8个32位通用定时器
三个可配置的UART模块
四个多通道串行外围接口(McSPI)
四SPI接口
两个内部集成电路(I2C?)端口
三个多通道音频串行端口(McASP)模块
安全数字输入输出接口(SDIO)
多达126个通用输入/输出(GPIO)引脚
电源、复位和时钟管理
利用CTools技术进行片上调试
汽车AEC-Q100合格
15×15毫米,0.65毫米间距,367针PBGA(ABF)
五个可用作看门狗定时器的实时中断(RTI)模块实例
8通道10位ADC
pwms
视频和图像处理支持
全高清视频(1920×1080p,每秒60帧)
视频输入和视频输出
GPIO在不用于视频时
视频输入端口(VIP)模块
最多支持4个多路复用输入端口
DRA78x处理器采用367球、15×15 mm、0.65 mm球间距(信号上可使用0.8 mm间距规则),采用Via Channel?Array(VCA)技术,球栅阵列(FCBGA)封装。
该架构旨在以经济高效的解决方案为汽车协处理器、混合无线电和放大器应用提供高性能的并行性,提供DRA75x(“Jacinto 6 EP”和“Jacinto6 Ex”)、DRA74x“Jacinto5”、DRA72x“Jacito 6 Eco”和DRA71x“Jacnto 6 Entry”系列信息娱乐处理器的完全可扩展性。
此外,德州仪器(TI)为Arm和DSP提供了一套完整的开发工具,包括C编译器和用于查看源代码执行的调试接口。
DRA78x Jacinto 6 RSP(无线电声音处理器)设备系列符合AEC-Q100标准。
该设备具有简化的电源轨映射功能,可实现低成本PMIC解决方案。
DRA78x处理器采用367球、15×15 mm、0.65 mm球间距(信号上可使用0.8 mm间距规则),采用Via Channel?Array(VCA)技术,球栅阵列(FCBGA)封装。
该架构旨在以经济高效的解决方案为汽车协处理器、混合无线电和放大器应用提供高性能的并行性,提供DRA75x(“Jacinto 6 EP”和“Jacinto6 Ex”)、DRA74x“Jacinto5”、DRA72x“Jacito 6 Eco”和DRA71x“Jacnto 6 Entry”系列信息娱乐处理器的完全可扩展性。
此外,德州仪器(TI)为Arm和DSP提供了一套完整的开发工具,包括C编译器和用于查看源代码执行的调试接口。
DRA78x Jacinto 6 RSP(无线电声音处理器)设备系列符合AEC-Q100标准。
该设备具有简化的电源轨映射功能,可实现低成本PMIC解决方案。