ADCLK550是一种在股份有限公司的专有XFCB3硅锗(SiGe)双极工艺上制造的超高速时钟扇出缓冲器。该设备专为需要低抖动的高速应用而设计。该设备通过IN_SEL控制引脚有两个可选的差分输入。两个输入都配备了中心抽头、差分、100Ω片上终端电阻器。输入端接受直流耦合的LVPECL、CML、3.3V CMOS(单端)和交流耦合的1.8V CMOS、LVDS和LVPECL输入。VREFx引脚可用于偏置交流耦合输入。该设备通过IN_SEL控制引脚有两个可选的差分输入。两个输入都配备了中心抽头、差分、100Ω片上终端电阻器。输入端接受直流耦合的LVPECL、CML、3.3V CMOS(单端)和交流耦合的1.8V CMOS、LVDS和LVPECL输入。VREFx引脚可用于偏置交流耦合输入。ADCLK950具有10个全摆幅发射极耦合逻辑(ECL)输出驱动器。对于LVPECL(正ECL)操作,将VCC偏置到正电源,将VEE偏置到地。对于ECL操作,将VCC偏置到地,将VEE偏置到负电源。ADCLK950具有10个全摆幅发射极耦合逻辑(ECL)输出驱动器。对于LVPECL(正ECL)操作,将VCC偏置到正电源,将VEE偏置到地。对于ECL操作,将VCC偏置到地,将VEE偏置到负电源。输出级设计为将每侧800 mV直接驱动到50Ω,端接至VCC?2 V,总差分输出摆幅为1.6 V。ADCLK950采用40导联LFCSP,可在-40°C至+85°C的标准工业温度范围内运行。
2个可选差分输入
4.8 GHz工作频率
75 fs rms宽带随机抖动75 fs rms带宽随机抖动
片上输入端接
3.3V电源3.3V电源
低抖动时钟分布
时钟和数据信号恢复
水平翻译水平翻译无线通信
无线通信有线通信
有线通信医疗和工业成像
医学和工业成像
ATE与高性能仪器
安装方式:Surface Mount
引脚数:40
封装:LFCSP-40
长度:6 mm
宽度:6 mm
高度:0.83 mm
封装:LFCSP-40
产品生命周期:Active
包装方式:Tray
制造应用:Aerospace and Defense,Radar
RoHS标准:RoHS Compliant
含铅标准:Lead Free