XC9572-7PQ100C是一款高性能CPLD,可为通用逻辑集成提供先进的系统内编程和测试功能。它由8个36V18功能块组成,提供1,600个可用门,传播延迟为7.5ns。具有增强型引脚锁定架构,高驱动24mA输出,并支持多台XC9500并行编程;还可提供44针PLCC、84针PLCC、100针PQFP和100针TQFP封装。
产品型号 | XC9572-7PQ100C |
描述 | 集成电路CPLD 72MC 7.5NS 100QFP |
分类 | 集成电路(IC),嵌入式-CPLD(复杂的可编程逻辑设备) |
制造商 | Xilinx公司 |
系列 | XC9500 |
工作温度 | 0°C?70°C(TA) |
电源电压-内部 | 4.75V?5.25V |
包装/箱 | 100个BQFP |
供应商设备包装 | 100-PQFP(20x14) |
基本零件号 | XC9572 |
XC9572-7PQ100C
产品种类 | CPLD - 复杂可编程逻辑器件 |
子类别 | 可编程逻辑IC |
系列 | XC9572 |
大电池数量 | 72 |
逻辑数组块数量——LAB | 4 |
最大工作频率 | 125兆赫 |
传播延迟—最大值 | 7.5纳秒 |
最小工作温度 | 0℃ |
最大工作温度 | + 70℃ |
安装风格 | 贴片/贴片 |
封装 / 箱体 | PQFP-100 |
存储类型 | 闪光 |
栅极数量 | 1600 |
I / O数量 | 72 |
逻辑块(LAB)的数量 | 4 |
逻辑元素/单元数 | 72 |
包装 | 托盘 |
安装类型 | 表面贴装 |
RoHS状态 | 符合RoHS规定 |
水分敏感性水平(MSL) | 3(168小时) |
所有引脚上的7.5ns引脚间逻辑延迟
fCNT至125MHz
72个具有1600个可用门的宏单元
多达72个用户I/O引脚
5V系统内可编程(ISP)
10,000个程序/擦除周期的耐久性
在整个商用电压和温度范围内编程/擦除
增强的引脚锁定架构
灵活的36V18功能块
90个乘积项驱动功能块中的18个宏单元中的任何一个或全部
全局和产品术语时钟,输出使能,设置和重置信号
广泛的IEEEStd1149.1边界扫描(JTAG)支持
每个宏单元中的可编程功率降低模式
单个输出的摆率控制
用户可编程的接地引脚功能
扩展的模式安全功能可提供设计保护
高驱动24mA输出
3.3V或5VI/O功能
先进的CMOS5VFastFLASH技术
同时支持多个XC9500的并行编程
提供44引脚PLCC,84引脚PLCC,100引脚PQFP和100引脚TQFP封装
XC9572-7PQ100C封装
型号 | 制造商 | 品名 | 描述 |
XC9572-10PQ100I | 赛灵思 | CPLD芯片 | 1.6K门 72个宏单元 66.7MHz 0.5um技术 5V 100Pin PQFP |
XC9572-15PQ100C | 赛灵思 | CPLD芯片 | 1.6K门 72个宏单元 55.6MHz 0.5um技术 5V 100Pin PQFP |
XC9572-15PQ100I | 赛灵思 | CPLD芯片 | 1.6K门 72个宏单元 55.6MHz 0.5um技术 5V 100Pin PQFP |