当高速时钟和数据系统达到单端CMOS/TTL逻辑的带宽限制时,设计者不得不寻求其他逻辑替代方案。今天的高速发射极耦合逻辑(ECL)具有真正的差分I/O和优于LVTTL逻辑的倾斜、抖动和上升/下降时间,提供了一种引人注目的替代方案。正ECL(ECL)是当今低压系统中最常见的ECL实现方法。PECL逻辑电平参考最正轨(VCC),因此从ECL到PECL的转换很简单。PECL适用于5V系统,而低压PECL(LVPECL)适用于+2.5V和+3.3V系统。Micrel具有广泛的逻辑和时钟合成/生成系列,专门用于PECL和LVPECL操作。
类别:集成电路(IC)
家庭:时钟/计时-专用
类型:时钟和数据恢复(CDR)
输入:PECL,TTL
输出:PECL,TTL
频率-最大:1.25GHz
电源电压:3.15 V~3.45 V
工作温度:40℃~85℃
安装类型:表面贴装
封装/外壳:32-TQFP,32-eTQFP,32-HTQFP,32-VQFP
包装:托盘
供应商设备封装:32-EPAD-TQFP
许多应用程序不会使用设备的所有输出,例如扇出缓冲区或转换器。通常使用典型的2k来终止未使用的输出对?–4公里?电阻对地(PECL应用)。在大多数情况下,Micre缓冲区、转换器或时钟生成器上的异常PECL/ECL输出对可能会浮动(数据表中注明了例外情况)。对于只使用一个PECL输出(QOUT)的单端应用,必须正确终止另一个输出(/QOUT。对于单端输入应用程序,必须将未使用的输入设置为适当的阈值级别。直流耦合应用的正确电平为VCC–2V。交流耦合应用的正确值为VCC–1.3V(VBB等效值)。