您好,欢迎来到维库电子市场网 登录 | 免费注册

时钟抖动
阅读:10767时间:2011-05-20 10:05:16

  时钟抖动(the jitter of the recovered clock signal)是相对于理想时钟沿实际时钟存在不随时间积累的、时而超前、时而滞后的偏移称为时钟抖动,简称抖动.可以用抖动频率和抖动幅度对时钟抖动进行定量描述。通常希望一个周期性波形(特别是时钟)跨过特定门限的时间非常精确,与该理想值的偏差称为抖动.

测量方法

  时钟抖动的测量方法,并根据时钟抖动与ADC采样信号信噪比之间的关系,提出利用信噪比测量时钟抖动的两种方法:

  (1)通过信噪比与信号频率之间的关系计算时钟抖动的频率扫描法。

  (2)通过信噪比与信号幅度之间的关系计算时钟抖动的幅度扫描法.同时利用Matlab分别对两种方法进行了仿真和验证.用这两种方法分别测量了锁相环时钟和晶振时钟的抖动.测量结果表明,频率扫描法、幅度扫描法测量时钟抖动操作简单、测量精确,并且具有很好的一致性。

类型

  (1)相邻周期抖动,测量的是1,000个时钟周期内任意2个相邻时钟周期之间的时钟周期(clock period)变化。

  (2)周期抖动,周期抖动测量的是10,000个时钟周期波形内某个时钟周期的时钟周期偏离。

  (3) 时间间隔误差(TIE)抖动,时间间隔误差或TIE抖动测量的是时钟每个工作沿(active edge)与相应理想时钟沿的距离。

  (4)相位噪声,相位噪声在频域测量,是在给定载波信号偏移条件下额定1Hz带宽处的信号功率与噪声功率之比值。

来源和分解

  时钟的抖动可以分为随机抖动(Random Jitter,简称Rj)和固有抖动(Deterministic jitter),随机抖动的来源为热噪声、Shot Noise和Flick Noise,与电子器件和半导体器件的电子和空穴特性有关,比如ECL工艺的PLL比TTL和CMOS工艺的PLL有更小的随机抖动;固定抖动的来源为:开关电源噪声、串扰、电磁干扰等等,与电路的设计有关,可以通过优化设计来改善,比如选择合适的电源滤波方案、合理的PCB布局和布线。

  和串行数据的抖动分解很相似,时钟的抖动可以分为Dj和Rj。但不同的是,时钟的固有抖动中通常只有周期性抖动(Pj),不包括码间干扰(ISI)。当时钟的上下边沿都用来锁存数据时占空比时钟(DCD)计入固有抖动,否则不算固有抖动。

维库电子通,电子知识,一查百通!

已收录词条45468