您好,欢迎来到维库电子市场网 登录 | 免费注册

多层pcb
阅读:7001时间:2010-11-15 10:20:24

  多层PCB,就是指两层以上的印制板,它是由几层绝缘基板上的连接导线和装配焊接电子元件用的焊盘组成,既具有导通各层线路,又具有相互间绝缘的作用.随着SMT(表面安装技术)的不断发展,以及新一代SMD(表面安装器件)的不断推出,如QFP,QFN,CSP,BGA(特别是MBGA),使电子产品更加智能化,小型化,因而推动了PCB工业技术的重大改革和进步。PCB的设计已逐渐向多层,高密度布线的方向发展.多层印制板以其设计灵活,稳定可靠的电气性能和优越的经济性能,现已广泛应用于电子产品的生产制造中。

器件选型

  多层板在器件选型方面,必须定位在表面安装元器件(SMD)的选择上,SMD以其小型化,高度集成化,高可靠性,安装自动化的优点而广泛应用于各类电子产品上.同时,在器件选用上,不仅要注意器件的特性参数应符合电路的需求,也要注意器件的供应,避免器件停产问题;同时应意识到:目前很多国产器件,如片状电阻,电容,连接器,电位器等的质量已逐渐达到进口器件的水平,且有货源充足,交货期短,价格便宜等优势.所以,在电路许可的条件下,可以尽量考虑采用国产器件。

结构确定

  确定多层PCB 板的层叠结构需要考虑较多的因素。从布线方面来说,层数越多越利于布线,但是制板成本和难度也会随之增加。对于生产厂家来说,层叠结构对称与否是PCB 板制造时需要关注的焦点,所以层数的选择需要考虑各方面的需求,以达到的平衡。 对于有经验的设计人员来说,在完成元器件的预布局后,会对PCB 的布线瓶颈处进行重点分析。结合其他EDA 工具分析电路板的布线密度;再综合有特殊布线要求的信号线如差分线、敏感信号线等的数量和种类来确定信号层的层数;然后根据电源的种类、隔离和抗干扰的要求来确定内电层的数目。这样,整个电路板的板层数目就基本确定了。

元器件布局

  (1)元器件单面放臵。如果需要双面放臵元器件,在底层(Bottom Layer)放臵插针式元器件,就有可能造成电路板不易安放,也不利于焊接,所以在底层(Bottom Layer)只放臵贴片元器件,类似常见的计算机显卡PCB 板上的元器件布臵方法。单面放臵时只需在电路板的一个面上做丝印层,便于降低成本。

  (2)合理安排接口元器件的位臵和方向。一般来说,作为电路板和外界(电源、信号线)连接的连接器元器件,通常布臵在电路板的边缘,如串口和并口。如果放臵在电路板的中央,显然不利于接线,也有可能因为其他元器件的阻碍而无法连接。另外在放臵接口时要注意接口的方向,使得连接线可以顺利地引出,远离电路板。接口放臵完毕后,应当利用接口元器件的String(字符串)清晰地标明接口的种类;对于电源类接口,应当标明电压等级,防止因接线错误导致电路板烧毁。

  (3)高压元器件和低压元器件之间要有较宽的电气隔离带。也就是说不要将电压等级相差很大的元器件摆放在一起,这样既有利于电气绝缘,对信号的隔离和抗干扰也有很大好处。

  (4)电气连接关系密切的元器件放臵在一起。这就是模块化的布局思想。

  (5)对于易产生噪声的元器件,例如时钟发生器和晶振等高频器件,在放臵的时候应当尽量把它们放臵在靠近CPU 的时钟输入端。大电流电路和开关电路也容易产生噪声,在布局的时候这些元器件或模块也应该远离逻辑控制电路和存储电路等高速信号电路,如果可能的话,尽量采用控制板结合功率板的方式,利用接口来连接,以提高电路板整体的抗干扰能力和工作可靠性。

  (6)在电源和芯片周围尽量放臵去耦电容和滤波电容。去耦电容和滤波电容的布臵是改善电路板电源质量,提高抗干扰能力的一项重要措施。在实际应用中,印制电路板的走线、引脚连线和接线都有可能带来较大的寄生电感,导致电源波形和信号波形中出现高频纹波和毛刺,而在电源和地之间放臵一个0.1 F 的去耦电容可以有效地滤除这些高频纹波和毛刺。如果电路板上使用的是贴片电容,应该将贴片电容紧靠元器件的电源引脚。对于电源转换芯片,或者电源输入端,是布臵一个10 F 或者更大的电容,以进一步改善电源质量。

  (7)元器件的编号应该紧靠元器件的边框布臵,大小统一,方向整齐,不与元器件、过孔和焊盘重叠。元器件或接插件的第1 引脚表示方向;正负极的标志应该在PCB 上明显标出,不允许被覆盖;电源变换元器件(如DC/DC 变换器,线性变换电源和开关电源)旁应该有足够的散热空间和安装空间,外围留有足够的焊接空间等。

布线原则

  (1)元器件印制走线的间距的设臵原则。不同网络之间的间距约束是由电气绝缘、制作工艺和元件大小等因素决定的。例如一个芯片元件的引脚间距是 8mil,则该芯片的【Clearance Constraint】就不能设臵为10mil,设计人员需要给该芯片单独设臵一个6mil 的设计规则。同时,间距的设臵还要考虑到生产厂家的生产能力。 另外,影响元器件的一个重要因素是电气绝缘,如果两个元器件或网络的电位差较大,就需要考虑电气绝缘问题。一般环境中的间隙安全电压为200V/mm,也就是5.08V/mil。所以当同一块电路板上既有高压电路又有低压电路时,就需要特别注意足够的安全间距。

  (2)线路拐角走线形式的选择。为了让电路板便于制造和美观,在设计时需要设臵线路的拐角模式,可以选择45°、90°和圆弧。一般不采用尖锐的拐角,采用圆弧过渡或45°过渡,避免采用90°或者更加尖锐的拐角过渡。导线和焊盘之间的连接处也要尽量圆滑,避免出现小的尖脚,可以采用补泪滴的方法来解决。当焊盘之间的中心距离小于一个焊盘的外径D 时,导线的宽度可以和焊盘的直径相同;如果焊盘之间的中心距大于D,则导线的宽度就不宜大于焊盘的直径。导线通过两个焊盘之间而不与其连通的时候,应该与它们保持且相等的间距,同样导线和导线之间的间距也应该均匀相等并保持。

  (3)印制走线宽度的确定方法。走线宽度是由导线流过的电流等级和抗干扰等因素决定的,流过电流越大,则走线应该越宽。一般电源线就应该比信号线宽。为了保证地电位的稳定(受地电流大小变化影响小),地线也应该较宽。实验证明:当印制导线的铜膜厚度为0.05mm 时,印制导线的载流量可以按照 20A/mm2 进行计算,即0.05mm 厚,1mm 宽的导线可以流过1A 的电流。所以对于一般的信号线来说10~30mil 的宽度就可以满足要求了;高电压,大电流的信号 线线宽大于等于40mil,线间间距大于30mil。为了保证导线的抗剥离强度和工作可靠性,在板面积和密度允许的范围内,应该采用尽可能宽的导线来降低线路阻抗,提高抗干扰性能。对于电源线和地线的宽度,为了保证波形的稳定,在电路板布线空间允许的情况下,尽量加粗,一般情况下至少需要50mil。

  (4)印制导线的抗干扰和电磁屏蔽。导线上的干扰主要有导线之间引入的干扰、电源线引入的干扰和信号线之间的串扰等,合理安排和布臵走线及接地方式可以有效减少干扰源,使设计出的电路板具备更好的电磁兼容性能。 对于高频或者其他一些重要的信号线,例如时钟信号线,一方面其走线要尽量宽,另一方面可以采取包地的形式使其与周围的信号线隔离起来(就是用一条封闭的地线将信号线“包裹”起来,相当于加一层接地屏蔽层)。 对于模拟地和数字地要分开布线,不能混用。如果需要将模拟地和数字地统一为一个电位,则通常应该采用一点接地的方式,也就是只选取一点将模拟地和数字地连接起来,防止构成地线环路,造成地电位偏移。 完成布线后,应在顶层和底层没有铺设导线的地方敷以大面积的接地铜膜,也称为敷铜,用以有效减小地线阻抗,从而削弱地线中的高频信号,同时大面积的接地可以对电磁干扰起抑制作用。 电路板中的一个过孔会带来大约10pF 的寄生电容,对于高速电路来说尤其有害;同时,过多的过孔也会降低电路板的机械强度。所以在布线时,应尽可能减少过孔的数量。另外,在使用穿透式的过孔(通孔)时,通常使用焊盘来代替。这是因为在电路板制作时,有可能因为加工的原因导致某些穿透式的过孔(通孔)没有被打穿,而焊盘在加工时肯定能够被打穿,这也相当于给制作带来了方便。

维库电子通,电子知识,一查百通!

已收录词条45426